## 实验三 EDA 作业一

自 35 夏弘宇 2023011004

# 三、必做任务



图1原理图



图 2 波形图

|             | _         |          |          |          |           |          |
|-------------|-----------|----------|----------|----------|-----------|----------|
| Node Name   | Direction | Location | [/O Bank | REF Grou | :er Locat | ) Standa |
| <b>⊩</b> A  | Input     | PIN_10   | 1        | B1_N0    | PIN_10    | 3.3lt)   |
| ⊩ B         | Input     | PIN_11   | 1        | B1_N0    | PIN_11    | 3.3lt)   |
| ≝ <b>Y1</b> | Output    | PIN_64   | 4        | B4_N1    | PIN_64    | 3.3lt)   |
| ≝ Y2        | Output    | PIN_63   | 4        | B4_N1    | PIN_63    | 3.3lt)   |
| ≝ Y3        | Output    | PIN_61   | 4        | B4_N1    | PIN_61    | 3.3lt)   |
| <u></u> ¥4  | Output    | PIN_60   | 4        | B4_N1    | PIN_60    | 3.3lt)   |

图 3 引脚锁定

注: 开关3对应A输入,开关2对应B输入



图 4 实物检验

## 四、选做任务

## 1. 组合逻辑模式

```
Y4
 1 ⊟module eda2(
 2
         input wire A,
                                                                                            ─Y4
                                                        B
 3
          input wire B,
           output wire Y1,
 4
 5
          output wire Y2,
                                                                                            ─Y3
 6
          output wire Y3,
          output wire Y4
 7
 8 );
                                                                               Y2
 9
10 assign Y1 = ~A & ~B; // Y1 = A'B'

11 assign Y2 = A & ~B; // Y2 = AB'

12 assign Y3 = ~A & B; // Y3 = A'B

13 assign Y4 = A & B; // Y4 = AB
                                                                                            Y2
                                                                                            ─Y1
14
15 endmodule
```

## 2. 结构化逻辑模式



## 3. 行为描述模式

```
1 ⊟module eda2 (
 2
         input wire A,
                                                              Y4
 3
         input wire B,
 4
         output reg Y1,
 5
         output reg Y2,
 6
         output reg Y3,
                                                              Υ3
 7
         output reg Y4
 8
 9
10 ⊟always @(*) begin
                                                              Y2
                         // Y1 = A'B'
11
         Y1 = ~A \& ~B;
                         // Y2 = AB'
// Y3 = A'B
12
         Y2 = A \& \sim B;
13
         Y3 = \sim A \& B;
                         // Y4 = AB
14
         Y4 = A \& B;
15
    end
16
17 endmodule
```

## 五、实验报告-实验总结

- 1. 使用 EDA 软件进行电路设计的基本流程
- 1) 新建工程:按照向导步骤设置项目名称和位置,选择适当的 FPGA 器件。
- 2) 创建设计文件并进行电路设计(原理图或硬件设计语言)
- 3) 分析电路:初步检查电路中可能存在的问题
- 4) 功能仿真:建立波形文件,检查逻辑功能是否正确
- 5) 执行全编译
- 6) 引脚锁定与下载
- 2. 比较使用原理图输入方式和硬件描述语言输入方式进行电路设计的各自优势。

#### • 原理图:

•原理图提供了直观的电路图,直观展示电路结构,方便分析电路中的信号流,进行分析与调试。

#### • 硬件描述语言:

- 如果已知逻辑表达式,想要用电路实现,可以直接转写为硬件描述语言,无需人工进行电路本身的设计
  - 支持更复杂的设计逻辑, 适合大规模和复杂电路设计
  - 代码的形式便于重用与集成, 减少重复性工作
- 3. 记录实验过程中软件提示的各项红色 Error 信息,并说明如何解决

```
Command: quartus sim --simulation results format=VWF select -c selec
FLEXIm software error: Invalid (inconsistent) license key. The lice
nse key and data for the feature do not match. This usually happens
when a license file has been altered. Feature:
                                                    quartus License
path: D:\altera\13.0\license.dat FLEXnet Licensing error:-8,523 For
further information, refer to the FLEXnet Licensing End User Guide,
available at "www.macrovision.com".
Feature Simulator is only available with a valid subscription licens
e. You can purchase a software subscription to gain full access to t
his feature.
Quartus II 64-Bit Simulator was unsuccessful. 0 errors, 2 warnings
 Peak virtual memory: 4452 megabytes
 Processing ended: Thu Oct 03 08:48:32 2024
 Elapsed time: 00:00:00
 Total CPU time (on all processors): 00:00:00 Simulation Waveform Edit
```

•与 license 相关, 重新对软件进行破解即可

•注意顶层模块名称要与工程名称一致,工程名为 eda2,则顶层模块也要命名为 eda2